講演抄録/キーワード |
講演名 |
2012-05-28 10:00
任意のフィルタ演算が可能な自己相似アーキテクチャアナログCMOSイメージセンサ ○押山 元・柴田 直(東大) |
抄録 |
(和) |
CMOS イメージセンサに,自己相似演算アーキテクチャを持つアナログ電流モード演算回路とフォトダイオード倍率器・記憶回路を搭載することにより,様々なカーネルサイズ,すなわち(1/2^n)可変解像度で任意の画像処理フィルタ演算が実行できる56×56 ピクセルイメージセンサ・プロセッサを設計・試作した.このチップは画素並列に数百fps の演算が可能な自己相似演算アーキテクチャを実装し,かつRohm0.18μm 5-metal プロセスで29% 程度の高い開口率を実現した. |
(英) |
A pixel-parallel self-similitude computation architecture has been developed for multiple-resolution image filtering processing. In this paper, we have developed a new self-similitude architecture with photo diode multiplier and memory. As a result, it has become possible to accomplish any (1/2^n) resolution varying image filtering operation at one time and the concept has been verified by nanosim simulation. An analog image filtering chip implemented using a switched floating-gate MOS (neuMOS) technology that is capable of performing varying image filtering at full, half, and quarter resolutions was designed and fabricated with 29% fill factor in a 0.18μm 5-metal CMOS technology. |
キーワード |
(和) |
アナログ電流演算 / CMOS / イメージセンサ / 自己相似演算アーキテクチャ / / / / |
(英) |
Analog Current-mode Processing / CMOS / Image Sensor / Self-Similitude Architecture / / / / |
文献情報 |
映情学技報, vol. 36, no. 20, IST2012-16, pp. 1-4, 2012年5月. |
資料番号 |
IST2012-16 |
発行日 |
2012-05-21 (IST) |
ISSN |
Print edition: ISSN 1342-6893 |
PDFダウンロード |
|